覆晶技術
覆晶技術(英語:Flip Chip),也稱「倒晶封裝」或「倒晶封裝法」,是晶片封裝技術的一種。此封裝技術主要在於有別於過去晶片封裝的方式,以往是將晶片置放於基板(chip pad)上,再用打線技術(wire bonding)將晶片與基板上之連結點連接。覆晶封裝技術是將晶片連接到銲錫凸塊(Solder Bump),然後將晶片翻轉過來使凸塊與基板(substrate)直接連結而得其名。覆晶技術除了具有提高晶片腳位的密度之外,更可以降低雜訊的干擾、強化電 性的效能、提高散熱能力、及縮減封裝體積等優點。
Flip Chip技術起源於1960年代,奇異開發出此技術,由IBM在大型主機上完成商業化應用[1][2]。由於覆晶比其它球柵陣列封裝(BGA; Ball grid array)技術在與基板或襯底的互連形式要方便的多,目前覆晶技術已經被普遍應用在微處理器封裝,而且也成為繪圖、特種應用、和電腦晶片組等的主流封裝技術。藉助市場對覆晶技術的推力,封裝業者必需提供8吋與12吋晶圓探針測試、凸塊增長、組裝、至最終測試的完整服務。
步驟
編輯- 在晶圓上刻劃積體電路。
- 腳墊晶片表面金屬化,鍍上一BLM(ball limiting metallization)層,現在一般稱為底部金屬層UBM (under bump metallization)。
- 將是將錫鉛銲錫鍍上焊接點沉積在每個墊(pad)上,接下來迴銲(reflow)製程將溫度增至約350°C,由於銲錫只會熔融(wet)在此BLM 金屬上,故第一次迴銲後,變成一個凸塊(Bump)。
- 切割晶片。
- 晶片翻轉和定位,使焊球正對外部電路的連接器。
- 加入助銲劑(flux)重熔焊球(通常使用熱風回流焊),完成接合。
- 安裝的晶片底部使用電氣與絕緣膠填充。
未來的電子產品持續朝向輕薄短小、高速、高腳數等特性,以導線架為基礎的傳統封裝型態將漸不適用,應用範圍也將局限於低階或低單價的產品。
根據IC Insights的調查報告顯示,邏輯IC產品由於功能要求日益複雜,對於封裝引腳數的需求大致呈現每年12至13%的增加速率。以高階的ASIC產品為例,2002年最高引腳數需求為2,100腳,而預計至2007年,最大引腳數將高達3,500腳。在未來覆晶封裝的趨勢上,依然會朝著高腳數(I/O),細間距(fine pitch)的目標前進。此外,未來除了覆晶封裝設備的需求將持續擴大外,覆晶所需之檢測設備亦是廠商發展的重點。
由於覆晶封裝內部是利用凸塊作為電氣通導路徑,分佈範圍整個晶片,位於晶片中心附近的凸塊品質檢測則有賴自動化檢測設備以確保凸塊品質。由於覆晶封裝的高腳數特性,單片探針數可達1,000 pin以上的垂直探針卡將成為測試設備商競逐的潛力市場。
分類
編輯FC-BGA
編輯作為一種重要的先進封裝技術,FC-BGA以凸點互連倒置晶片, 極大縮小引線長度和面積,引腳多、細間距窄,有效減少電性損耗、降低電磁干擾、提高元件密度、增強晶片散熱等,廣泛應用於GPU、FPGA等高端晶片,是AI等高速算應用領域的剛需基板。[3]
注釋
編輯- ^ Introduction to Flip Chip: What, Why, How. [2011-10-02]. (原始內容存檔於2011-11-22).
- ^ Aviation Week. Aviation Week 1963-09-23. http://archive.org/details/Aviation_Week_1963-09-23. 1963-09-23 (英語). 缺少或
|title=
為空 (幫助) - ^ Li, Peng; Yu, Junyi; Luo, Suibin; Lai, Zhiqiang; Xiao, Bin; Yu, Shuhui; Sun, Rong. Cu deposition technologies for build-up film substrates towards FC-BGA. SCIENTIA SINICA Chimica. 2023-10-01, 53 (10). ISSN 1674-7224. doi:10.1360/SSC-2023-0130 (英語).