去耦電容
去耦電容是電路中裝設在元件的電源端的電容,此電容可以提供較穩定的電源,同時也可以降低元件耦合到電源端的噪聲(解耦),間接可以減少其他元件受此元件噪聲的影響。[1]
在共享導體的電路中,共享電源的時候,當一個器件需要對外提供輸出的時候就會同時拉低該導體的電壓,產生噪聲耦合到共享的電路中。在有噪聲的環境中,這些電磁波會在導體內感應出電壓信號,影響迴路中的元件。在數位電路中,器件容易在臨界位置由於干擾而產生錯誤的信號,從而產生錯誤的動作。去耦電容可以減少以上情形的發生。
去耦電容一般都安置在元件附近的電源處,以減少布線阻抗對濾波效果的影響。去耦電容多使用陶瓷電容,其數值由電壓信號最快上升和下降速度確定。
參考來源
編輯- ^ Don Lancaster, TTL Cookbook', Howard W. Sams, 1975, no ISBN, pp.23-24
外部連結
編輯- ESR and Bypass Capacitor Self Resonant Behavior: How to Select Bypass Caps (頁面存檔備份,存於網際網路檔案館) – article written by Douglas Brooks
- Decoupling (頁面存檔備份,存於網際網路檔案館) – decoupling guide for various frequencies by Henry W. Ott
- Bypass Capacitors, an Interview With Todd Hubing (頁面存檔備份,存於網際網路檔案館) – by Douglas Brooks, President, UltraCAD Design, Inc.
- Choosing and Using Bypass Capacitors – application note from Intersil
- Power Supply Noise Reduction (頁面存檔備份,存於網際網路檔案館) – how to design effective supply bypassing and decoupling networks by Ken Kundert
- Circuit Board Decoupling Information (頁面存檔備份,存於網際網路檔案館) – decoupling guidelines for various types of circuit boards
- Active Decoupling Capacitor (頁面存檔備份,存於網際網路檔案館) – Circuit allowing reduce volume of high voltage electrolytic capacitors
- Minimizing Crosstalk in Wiring and Cabling – presentation by Richard J. Mohr at the IEEE Long Island EMC Section Meeting
- Basic Principles of Signal Integrity (頁面存檔備份,存於網際網路檔案館) – Altera whitepaper