設計規則檢查

設計規則檢查(英語:Design rule checking, DRC)是電子設計自動化的一個重要組成部分,它決定了指定集成電路芯片的物理版圖是否滿足推薦的參數要求,這個要求即設計規則。

設計規則

編輯
 
最為基本的設計規則檢查-長度,距離和圍繞

設計規則是一系列由半導體製造廠商提供的參數,確保設計者能夠畫出正確的掩模板。

設計規則軟件

編輯

設計規則檢查的目的是生產出高良率和高穩定性的產品。如果違反了設計規則,會對設計的功能造成影響。

一般在運行設計規則檢查時,會輸入由版圖導出的GDSII格式文件。由軟件並經過一系列設計規則的技術文件進行處理,產生違反規則的報告。設計者對這些違反規則的數據進行確認。

軟件在定義設計規則的時候,通常會使用一種計算機語言來描述如何對設計規則進行操作。比如Mentor Graphics使用Standard Verification Rule Format (SVRF)。

商業化軟件

編輯

電子設計自動化(EDA)廠商提供商業化的軟件,主要由

  • Calibre by Mentor Graphics
  • Hercules and IC Validator by Synopsys
  • Diva, Dracula, Assura and PVS by Cadence Design Systems

參考文獻

編輯
  • Electronic Design Automation For Integrated Circuits Handbook, by Lavagno, Martin, and Scheffer, ISBN 0-8493-3096-3 A survey of the field, from which part of the above summary were derived, with permission.

相關條目

編輯