資料通路是執行單元的集合,例如執行資料處理操作的算術邏輯單元乘法器暫存器匯流排。它與控制單元一起組成中央處理器(CPU)。[1]通過使用資料選擇器連接多於一個的資料通路,可以建立更大的資料通路。

在1990年代後期,在可重構資料通路領域(可以在執行時使用FPGA重複使用的資料通路)方面的研究不斷增多,因為這樣的設計可以在提升處理效率的同時節省電能。[2]

參考文獻

編輯
  1. ^ Null, Linda; Lobur, Julia. The Essentials of Computer Organization and Architecture. Jones & Bartlett Learning. 2006: 2016 [2020-02-14]. ISBN 978-0-7637-3769-6. (原始內容存檔於2020-07-31). All computers have a CPU that can be divided into two pieces. The first is the datapath, which is a network of storage units (registers) and arithmetic and logic units... connected by buses... where the timing is controlled by clocks. 
  2. ^ J. R. Hauser and J. Wawrzynek, Garp: a MIPS processor with a reconfigurable coprocessor, FCCM』97, 1997, pp. 12–21. (頁面存檔備份,存於網際網路檔案館