讨论:加法器

Iflwlou在话题“新条目推荐讨论”中的最新留言:11年前
          本条目页属于下列维基专题范畴:
电子学专题 (获评中重要度
本条目页属于电子学专题范畴,该专题旨在改善中文维基百科电子学相关条目类内容。如果您有意参与,请浏览专题主页、参与讨论,并完成相应的开放性任务。
 未评级未评  根据专题质量评级标准,本条目页尚未接受评级。
   根据专题重要度评级标准,本条目已评为中重要度

我翻到一半,不想再翻了,我尽力保持英文版的语意。

编辑

在电子学中,一个加法器或加合器是一个运行数字加法的数位电路,在现代的电脑中,加法器归属在其他运算被运行的算数逻辑单元中。 虽然加法器能被建构成多种数进制的表示式,如同二元编码化十进制或超量三,大多数普通的加法器运算二元数字。 在二补数或一补数的案例中,现今被使用去表示负数,它是细微修改一个加法器成为一个加减器。其他的有号数字表示式需要一个更复杂的加法器。

加法器的类型

从单一位元加法器,那有两种类型。

一个半加器有两个输入,通常标示成A和B,两个输出,合S及进位C,S是A和B两个位元之XOR。C是A和B之AND。实质上,一个半加器的输出是两个一位元之合,跟随的C是这两个输出之最高有效位元。

一个全加器有三个输入A,B和进位,使得多个加法器能被使用去加更大的数字。为消去介于输入及输出进位线中的不明语义,进位输入被标示为Ci或Cin而进位输出被标示为Cout

半加器

一个半加器是一个在两个二元数位上运行一种加法运算的逻辑电路,半加器产出皆为二元数位的一个合和一个进位值。 这个电路的弊病是在一个多位元加法的案例中,它不能包含一个进位。

下列是一个半加器的逻辑表。

全加器

一个全加器是一个在三个二元位数中运行一种加法运算的逻辑电路。全加器产出皆为二元数位的一个合和进位值。它能被组合跟其它的全加器或工作在它自已中。—Q-F Zhang (留言) 2009年3月19日 (四) 12:02 (UTC)回复

F457fede留言2013年1月30日 (三) 11:54 (UTC) 我设计一个互动游戏,用来诠释半加法器http://www.khanacademy.org/cs/adder-electronics/1326637737回复

新条目推荐讨论

在候选页的投票结果
返回到“加法器”页面。