电子设计自动化软体比较
维基媒体列表条目
此条目需要更新。 (2023年3月4日) |
电子设计自动化套件
编辑应用程式套件及开发者 | 最新版本 + 释出日期 | 电路图输入? | 电子电路仿真? | PCB编辑? | 运行于POSIX? | 运行于Windows? | 运行于其它平台? | 是否开放原始码? | 授权 | 使用者介面语言 | 可导入格式 | 可导出格式 | 脚本支援 |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|
Advanced Design System - Keysight EEsof EDA | 2016.01 2016年1月28日[1] |
是 | 是 | 是 | SuSE、RHEL[2] | 是[2] | 未知 | 否 | 英 | HSPICE、SPICE、Spectre netlists;Gerber/drill、ODB++、artwork以及更多 | HSPICE、SPICE、Spectre netlists;Gerber/drill、ODB++、artwork以及更多 | Python、应用程式扩展语言(Application Extension Language,AEL。专有) | |
Active-HDL - Aldec | 10.3 2016年3月16日 |
是 | 是 | 否 | 否 | 是 | 否 | 否 | 英 | EDIF、Viewlogic以及更多 | PDF、HTML、Verilog、VHDL、EDIF、Zuken以及更多 | ||
Altium Designer(前称Protel) - Altium | 23.2.1 2023年2月15日 |
是 | 是 | 是 | 否 | 是 | Wine | 否 | 多种 | OrCAD、Allegro、PADS Logic、PADS PCB、Expedition、DxDesigner、EAGLE、Gerber、STEP、IDF以及更多 | 3D PDF、Gerber/drill、Gerber X2、ODB++、DXF、STEP、OrCAD、EAGLE、more | Delphi、JS、VB | |
AutoTRAX - DEX 2020 | 9.00 2016年9月24日 |
是 | 是 | 是 | macOS | 是 | Wine | 否 | 多种 | EAGLE、P-CAD、PADS、OrCAD、Gerber、DXF | Gerber/drill、DXF、P-CAD、PADS、OrCAD | Python、IronPython - C# .NET | |
CADSTAR、Board Designer、Visula - Zuken | 17 2016年5月31日 |
是 | Spice | 是 | 否 | 是 | 否 | 否 | 英 | PADS、OrCAD、P-CAD、Protel、DXF、IDF | PDF、Gerber/drill、ODB++、DXF、IDF以及更多 | ||
CircuitLogix - Logic Design Inc. | Release 9.1 2013年1月 |
是 | 是 | 是 | 否 | 是 | 否 | 否 | 英 | SPICE、Gerber、DXF | SPICE、PDF、Gerber、DXF等 | ||
CircuitMaker - Altium | 2.2.1 2022年6月15日 |
是 | 否 | 是 | macOS | 是 | Wine | 否 | 英 | AD09、AD10、AD12、PADS、P-CAD、OrCAD、Protel、EAGLE、DXF | Gerber/drill、DXF、STEP以及更多 | ||
CircuitStudio - Altium | 1.5.2 2019年2月28日 |
是 | 是 | 是 | macOS | 是 | Wine | 否 | 英 | AD09、AD10、AD12、PADS、P-CAD、OrCAD、Protel、EAGLE、DXF | Gerber/drill、SPICE、DXF、STEP以及更多 | ||
CR-5000 - Zuken、 | 13 2011年5月17日 |
是 | SI & PI | 是 | 是 | 是 | 未知 | 否 | 英、日 | EDIF、DXF、IGES、IDF、BSDL、STEP、ACIS、Gerber/drill以及更多 | PDF、Gerber/drill、ODB++(需要申请[3])、DXF、STEP、IPC D-356、IPC-2581、EPS、ACIS | ||
DipTrace - Novarm | 3.0.0.2 2016年6月14日 |
是 | 外挂,Spice网路表导出 () |
是 | macOS | 是 | Wine | 否 | 21种语言 | EAGLE、P-CAD、PADS、OrCAD、Gerber、N/C Drill、DXF、BSDL Pinlist、Netlists | Gerber/drill、Gerber X2、ODB++、DXF、P-CAD、PADS、OrCAD、IPC-D-356、STEP、VRML、Pick and Place | ||
DesignSpark PCB - RS Components | 7.2 2016年6月16日 |
是 | Spice | 是 | 否 | 是 | 否 | 否 | 多种 | EAGLE、DXF、EDIF | Gerber/drill、ODB++、IDF、PDF以及更多 | ||
EAGLE - 欧特克 | 8.3.2 2017年9月6日 |
是 | LTspice, PCBSim |
是 | Linux、macOS | 是 | 未知 | 否 | 德、英、汉、匈牙利、俄 | EAGLE (XML)、ACCEL(P-CAD、Altium、Protel)、ULTIBOARD、Netlists、BMP及一些客制格式 | EAGLE (XML)、Protel、Netlists、Images、Gerber、Excellon、Sieb & Meyer、HPGL、PostScript/EPS、PDF、Images、HyperLynx、IDF及一些客制格式 | 专有使用者程式语言(User Language Programming,ULP) | |
立创EDA(国际版EasyEDA) | 4.1.3 2017年1月14日 |
是 | Ngspice | 是 | Linux、macOS | 是 | 未知 | 否 | 英、法、德、波兰、日、俄、西、瑞典、乌克兰、汉等多种 | Altium、Eagle、Kicad libraries、LTspice .asc/.asy files、JSON、Spice | PDF、PNG、SVG、JSON、Gerber/drill、Pick and Place CSV档、CSV格式的drill表单、保存为CSV格式的材料清单、电路网路表(Altium netlist、FreePCB netlist、PADS Layout Netlist、Spice netlist) | JSON | |
EDWinXP | 2.00 2015年12月18日 |
是 | EDSpice | 是 | 否 | 是 | 否 | 否 | 英 | Altium、Orcad PCB II Wirelist、VHDL、ODB++、SPICE | Gerber/drill、Pick and Place CSV档、CSV格式的drill表单、保存为CSV格式的材料清单、电路网路表(Altium netlist、FreePCB netlist、PADS Layout Netlist、Spice netlist、Xilinx Netlist、JEDEC Netlist、Scicards Schematic Netlist) | ||
Fritzing | 0.9.3b[4] 2016年6月3日 |
是 + 面包板 | 否 | 是 | Linux、macOS | 是 | 未知 | 是 | 英、德、荷兰、西、义、法、葡、俄、汉、日等多种 | gEDA元件符号、KiCad元件符号、SVG | Gerber、DIY etching、BOM、SVG、PDF、EPS | ||
gEDA | 1.8.2[5] 2013年9月25日 |
是 | 是 | 是 | Linux、macOS | 是 | 未知 | 是 | 英 | gschem netlists、背景图像 | Gerber/drill、SVG、PDF、EPS、PNG、GIF、JPEG、Specctra、XYRS | 支援 | |
pcb-rnd | 1.2.5[6] 2017年8月21日 |
否 | 否 | 是 | Linux、macOS | 否 | 未知 | 是 | 英 | gschem netlists、Protel Autotrax、Kicad(旧版本以及s-expr layouts)、Eagle(XML以及v3/4/5二进位layouts)、、eeschema netlists、mentor netlists、TinyCad netlists、LT-Spice、MUCS、Specctra、Mentor Graphics Hyperlynx、BMP、JPG、GIF、HPGL、背景图像 | Gerber/drill、SVG、PDF、EPS、PNG、GIF、JPEG、Specctra、Protel Autotrax、Kicad(旧版本以及s-expr layouts)、dxf、FidocadJ、Mentor Graphics Hyperlynx、template configurable XYRS/BOM | 多种语言 | |
KiCad | 4.0.7[7] 2017年8月28日 |
是 | 是 | 是 | 是 | 是 | 未知 | 是 | 汉、德、英、西、法、义、葡、俄、日、波兰、捷克 | TinyCAD net lists、OrCAD EDIF、EAGLE (XML) | PDF、Gerber/drill、Gerber X2、netlist、VRML2、IDFv3 | Python | |
Upverter | 3.0 2014年8月29日 |
是 | 否 | 是 | 是 | 是 | 网路应用程式 | 否 | 英 | Altium、OrCad、PDF、OpenJSON、Eagle | PDF、Gerber/drill、netlist、PADS Layout Netlist、Tempo Automation、Pick and Place CSV、高解析度PNG、STL、CSV、格式钻孔表、CSV格式元器件清单 | ||
多种SmartSpice、Expert、Guardian、Hipex、以及该公司推出的多种软体套件 - Silvaco | 不适用 | 是 | 是 | 否 | Linux | 是 | 未知 | 否 | 英、简中、、韩、日 | Various: HSPICE、、Spectre、Verilog-A、SPICE、EDIF、、GDSII | Various: SPICE、SPEF、GDSII | ||
Board Station、PADS Layout、Expedition、xDxDesigner、HyperLynx、ECAD Collaborator等 - Mentor Graphics | 不适用 | 是 | 是 | 是 | 是 | 是 | 否 | 否 | 英、汉、日 | ODB++ | Gerber/drill、BoM、IDF、ODB++ | ||
Micro-Cap - Spectrum Software | 11.0.2.0 2016年9月3日 |
是 | 是 | 否 | 否 | 是 | 否 | 否 | 英、日 | HSPICE、PSPICE、SPICE3、电路网路表、图像格式、IBIS、Touchstone | SPICE text file、netlist、BOM、Protel、Accel、OrCad、PADS netlists、Schematic and Analysis Plots Images、数字格式输出文本、Excel | ||
PCB Investigator - easyLogix Schindler & Schill GmbH | 3.4.4 2012年6月 |
否 | 否 | 是 | 否 | 是 | 否 | 否 | 英 | ODB++、Gerber/drill、Sieb & Meyer、GenCAD 1.4、DXF、IPC2581 | ODB++、DXF、Catia-Script、X-File、BOM、GenCAD 1.4、Gerber以及其它 | ||
Pulsonix | Release 9.0 |
是 | 是 | 是 | 否 | 是 | Wine | 否 | 英 | Allegro、Altium、CadStar、Eagle、OrCAD、PADS、P-CAD、Protel、Gerber、STEP、DXF、IDF以及更多、 | Gerber/drill、ODB++、IPC-2581、Gerber X2、PDF、DXF、STEP、IDF、BOM以及更多、 | 专有语言、ActiveX | |
SLED - Dolphin Integration、 | Release 6.1 2013年12月 |
是 | 是 | 否 | Linux | 是 | 未知 | 否 | 英 | EDIF、ASCII、数种电路网路表格式 | EDIF、数种电路网路表格式、CSDF、SPI3以及更多 | ||
TARGET 3001!、 | 91.2.0.16 2017年8月1日 |
是 | 是 | 是 | 否 | 是 | 否 | 否 | 英、德、法 | Eagle、DXF、Gerber、XGerber、Excellon、BMP、CXF、STEP 3D | XGerber、Excellon、Eagle、HPGL、G-Code (Milling)、CXF、STEP 3D、Excel BOMs、Pick&Place、GenCAD、FABmaster、IPC D-356、测试点、电路网路表、OBJ、POV-Ray、PDF | ||
NI Ultiboard、Multisim - 美国国家仪器 | 14.1 2017年3月1日 [8] |
是 | 是 | 是 | 否 | 是 | 网路应用程式[9] | 否 | 英 | MS*、MP*、EWB、Spice、OrCAD、UltiCap、Protel、Gerber、DXF、Ultiboard 4&5、Calay | BOM、Gerber/drill、IGES (3D)、DXF (2D & 3D)、SVG | ||
Allegro及OrCAD套件 - 铿腾电子 | 不适用 | 是 | 是 | 是 | AIX、Solaris、Linux | 是 | 未知 | 否 | 多种(包括英语) | PADS、PCAD、Eagle、Altium、Gerber、DXF、IDF、IFF | DXF、IDF、IPC356、OrCAD netlist、ODB++、STEP、IPC-2581、STL | 专有SKILL语言、一些TCL | |
Viewlogic - Synopsys | 未知 | 否 | 否 | 是 | 是 | 是 | 未知 | 否 | 英 | 未知 | 未知 | ||
Scheme-it - Digi-Key | N/A | 是 | 否 | 否 | 是 | 是 | 网路应用程式 | 否 | 英 | 未知 | 未知 | ||
123D Circuits - 欧特克 | N/A | 是+面包板 | 是 | 是 | 是 | 是 | 网路应用程式 | 否 | 英 | Eagle | Gerber | ||
应用程式套件及开发者 | 最新版本 + 释出日期 | 电路图输入? | 电子电路仿真? | PCB编辑? | 运行于POSIX? | 运行于Windows? | 运行于其它平台? | 是否开放原始码? | 授权 | 使用者介面语言 | 可导入格式 | 可导出格式 | 脚本支援 |
附注:ODB++支援部分使用Artwork Conversion Software[3]和Mentor Graphics[10]软体绘制的图表和元件清单。
自由及开放原始码软体
编辑名称 | 作业系统支援 | 授权协议 | 自动布线 | 注释 |
---|---|---|---|---|
Electric | *BSD、Java | GPL | 支援 | VLSI、具备各级连接的电路设计工具。也可用作电路图网路表输入及PCB的设计。 |
FreePCB | w32 | GPL | 支援 | 允许16曾铜金属层、支援公制单位或美制单位数值、将设计图导出为Gerber格式。可使用FreeRouting配合FpcROUTE DSN设计图档案转换器半自动或全自动布线[11]。 |
gEDA | *BSD、Linux、macOS | GPL | 支援 | 原理图输入、电路模拟、PCB编辑、Gerber检视 |
Gnucap | Unix | GPLv3 | n/a | 混合信号电路模拟器 |
Icarus Verilog | *BSD、Linux、Mac | GPL | n/a | Verilog模拟器 |
KiCad | *BSD、Windows、Linux、Mac | GPL | 内建,或使用FreeRouting | 原理图和版图设计工具。具备设计规则检查、使用者定义元器件符号及引脚、Gerber/钻孔表生成、复杂图形生成等功能。使用者交流社区 (页面存档备份,存于互联网档案馆). |
KTechLab | Linux | GPL | n/a | 原理图输入和模拟工具。可对类比电路和小规模数位信号处理器组成的混合信号电路,进行模拟 |
Magic | Linux | BSD | 未有支援 | VLSI布局工具 |
Ngspice | Linux、Solaris、Mac、NetBSD、FreeBSD、w32 | BSD | n/a | SPICE + XSPICE + Cider |
Oregano | GPL | 未有支援 | 原理图输入、spice 电路模拟 | |
Pad2Pad | Windows | GPL | 支援 | 具备自动布线、错误检测、DXF汇入/汇出功能 |
Quite Universal Circuit Simulator (QUCS) | Linux、Solaris、Mac、NetBSD、FreeBSD、w32 | GPL | n/a | 原理图输入 + Verilog + VHDL + 模拟 |
Verilator | POSIX(Unix、Linux、macOS等) | GPL | n/a | 自由Verilog HDL模拟器。 |
XCircuit | Unix | GPL | n/a | 用于生成网路表并发布高质量原理图 |
电子电路仿真
编辑自由及开放原始码软体
编辑类比信号
编辑- Electric VLSI Design System,可用于绘制电路原理图、输出积体电路布局设计
- Oregano (软体),执行于Linux系或BSD系作业系统
- SPICE及其派生软体
数位信号
编辑类比-数位混合
编辑- Circuits Cloud
- GNU Circuit Analysis Package(GNUCAP)
- Ngspice,包含一个线上SPICE应用程式
- Quite Universal Circuit Simulator(Qucs)
专有软体
编辑另见
编辑资料来源
编辑- ^ Advanced Design System – ADS Software - Current Version
- ^ 2.0 2.1 ADS Supported Platforms. [2017-10-03]. (原始内容存档于2017-10-15).
- ^ 3.0 3.1 PCB tools supporting ODB++. Artwork.com. Artwork Conversion Software Inc. [2011-09-25]. (原始内容存档于2012-05-29).
- ^ 存档副本. [2017-10-03]. (原始内容存档于2018-02-17).
- ^ 存档副本. [2017-10-03]. (原始内容存档于2017-10-07).
- ^ 存档副本. [2017-10-03]. (原始内容存档于2021-04-15).
- ^ KiCad 4.0.7 Stable Release. 2017-08-28 [2017-09-27]. (原始内容存档于2017-10-14).
- ^ Latest Multisim Release. [2017-10-03]. (原始内容存档于2018-04-28).
- ^ Multisim Web App. [2017-10-03]. (原始内容存档于2017-04-19).
- ^ ODB++ Data Exchange. Mentor.com. Mentor Graphics. [25 September 2011]. (原始内容存档于2012-10-06).
- ^ Wirtz, Alfons. FreeRouting - Printed Circuit Board Routing Software from FreeRouting.net. 2014-03-08 [2004] [2017-09-24]. (原始内容存档于2017-09-24).